巴蜀网

 找回密码
 免费注册

QQ登录

只需一步,快速开始

同板块主题的 前一篇 同板块主题的 后一篇
开启左侧
查看: 227|回复: 0
1# 贡嘎山
跳转到指定楼层

[2023年联华电子和 Cadence 共同合作开发 3D-IC 混合键合(hybrid-bonding)参考流程

 [复制链接]
源自:TechWeb
  【TechWeb】2月1日消息,联华电子与楷登电子(美国 Cadence)今日共同宣布,采用 Integrity 3D-IC 平台的 Cadence 3D-IC 参考工作流程已通过联电的芯片堆栈技术认证,将进一步缩短产品上市时间。
  联电的混合键合解决方案已经做好支持广泛技术节点集成的准备,适用于边缘 AI、图像处理和无线通信应用。采用联电的 40nm 低功耗(40LP)工艺作为片上堆栈技术的展示,双方合作验证了该设计流程中的关键 3D-IC 功能,包括使用 Cadence 的 Integrity 3D-IC 平台实现系统规划和智能桥突创建。Cadence Integrity 3D-IC 平台是业界首款综合解决方案,在单一平台中集成了系统规划、芯片和封装实现以及系统分析。
  该参考流程以 Cadence 的 Integrity 3D-IC 平台为核心,围绕高容量、多技术分层的数据库构建而成。该平台在统一的管理平台下提供 3D 设计:完整的设计规划、实现和分析。通过在设计初期执行热能、功耗和静态时序分析,可以实现 3D 芯片堆栈中的多个晶粒的同步设计和分析。该流程还支持针对连接精度的系统级布局与原理图(LVS)检查,针对覆盖和对齐的电气规则检查(ERC),以及在 3D 堆栈设计结构中的热分布分析。
  除了 Integrity 3D-IC 平台,Cadence 3D-IC 流程还包括 Innovus 设计:实现系统,Quantus 寄生提取解决方案,Tempus时序签核解决方案,Pegasus 验证系统,Voltus IC 电源完整性解决方案和Celsius 热求解器。
『 巴蜀网 』提醒,在使用本论坛之前您必须仔细阅读并同意下列条款:
  1. 遵守《全国人大常委会关于维护互联网安全的决定》及中华人民共和国其他各项有关法律法规,并遵守您在会员注册时已同意的《『 巴蜀网 』管理办法》;
  2. 严禁发表危害国家安全、破坏民族团结、破坏国家宗教政策、破坏社会稳定、侮辱、诽谤、教唆、淫秽等内容;
  3. 本帖子由 东河 发表,享有版权和著作权(转帖除外),如需转载或引用本帖子中的图片和文字等内容时,必须事前征得 东河 的书面同意;
  4. 本帖子由 东河 发表,仅代表用户本人所为和观点,与『 巴蜀网 』的立场无关,东河 承担一切因您的行为而直接或间接导致的民事或刑事法律责任。
  5. 本帖子由 东河 发表,帖子内容(可能)转载自其它媒体,但并不代表『 巴蜀网 』赞同其观点和对其真实性负责。
  6. 本帖子由 东河 发表,如违规、或侵犯到任何版权问题,请立即举报,本论坛将及时删除并致歉。
  7. 『 巴蜀网 』管理员和版主有权不事先通知发帖者而删除其所发的帖子。
下饭神器:乌江榨菜30袋19.9元大促 热搜!刘强东得子后立即回国工作,网友:事业还是放在首位 实控企业超300家
您需要登录后才可以回帖 登录 | 免费注册

本版积分规则

© 2002-2024, 蜀ICP备12031014号, Powered by 5Panda
GMT+8, 2024-5-14 22:31, Processed in 0.140401 second(s), 11 queries, Gzip On, MemCache On
同板块主题的 后一篇 !last_thread! 快速回复 返回顶部 返回列表